Browse "School of Electrical Engineering(전기및전자공학부)" by Author 조성환

Showing results 1 to 60 of 141

1
0.8V에서 동작하는 저전력 고성능 CMOS Sub-Bandgap 기준 전압원 설계 = Design of 0.8V, low power, High-Performance CMOS sub-bandgap voltage referencelink

김명준; 조성환; et al, 한국과학기술원, 2017

2
2 전극 기반 심전도 신호 증폭 장치

조성환; 구남일

3
2 전극 기반 심전도 측정 장치

조성환; 구남일

4
2개 전극 심전도 측정을 위한 매우 큰 동상 입력 전압 범위를 갖는 생체 신호 증폭기 = (An) ultra-large input common mode range biopotential amplifier for 2-electrode ECG recordinglink

구남일; 조성환; et al, 한국과학기술원, 2018

5
2차 적응형 보상 기법을 이용한 전원 전압 잡음에 둔감한 클럭 분배 네트워크 설계 = Supply noise insensitive clock distribution network using 2nd-order adaptive cancellationlink

정연욱; 조성환; et al, 한국과학기술원, 2021

6
50/60Hz 잡음 억제용 무선 능동 전극 및 이에 기반한 심전도 측정 장치

조성환; 구남일

7
$52\mu m^2$의 크기를 갖는 온도 모니터링 시스템을 위한 온도 센서 = (An) on-chip thermal monitoring system with a temperature sensing area of $52\mu m^2$ in 180nm CMOSlink

정동균; 조성환; et al, 한국과학기술원, 2019

8
94 GHz SiGe BiCMOS PLL의 고온 특성 평가 및 분석

이상흠; 최한길; 이주호; 정규채; 조성환, 한국전자파학회 논문지, v.34, no.10, pp.743 - 746, 2023-10

9
A DRAM-Based Process-in-Memory Using Data Redundancy and Differential Bit-Line Computation

윤혜인; 김동환; 이기우; 조성환, IDEC Journal of Integrated Circuits and Systems, v.10, no.1, 2024-01

10
A relative permittivity-based capacitive pressure sensing technique with differential readout circuit = 비유전율 기반의 커패시턴스를 이용한 압력 센서 기술과 차동식 판독 회로link

Kang, John; Kang John Hoon; et al, 한국과학기술원, 2015

11
(A) 10-bit 300 MSample/s pipelined ADC using time-interleaved successive approximation register ADC = 시간병렬 연속근사 데이터변환기를 이용한 300 MSample/s 10-bit 파이프라인 아날로그-디지털 데이터변환기link

Kim, Young-Hwa; 김영화; et al, 한국과학기술원, 2010

12
(A) 100 to 200 MHz area-efficient LC-VCO based clock generator in 130nm CMOS = 130nm CMOS 공정에서 면적 효율을 가지는 LC-VCO를 사용한 100~200 MHz 클록 발생기link

Kim, Sung-Jun; 김성준; et al, 한국과학기술원, 2008

13
(A) background KDCO compensation and low noise multi-reference all digital phase-locked loop = 백그라운드 디지털 제어 발진기 변수의 보상과, 여러개의 기준 클락을 사용한 저잡음 디지털 위상 고정 루프link

Lee, Sung-Pah; 이성파; et al, 한국과학기술원, 2011

14
(A) background KDCO compensation and low noise multi-reference all digital phase-locked loop = 백그라운드 디지털 제어 발진기 변수의 보상과, 여러개의 기준 클락을 사용한 저잡음 디지털 위상 고정 루프link

Lee, Sung-Pah; 이성파; et al, 한국과학기술원, 2011

15
(A) digital phase-locked loop with phase detector quantization noise suppression techniques = 위상차 검출기의 양자화 잡음을 줄이는 방법을 사용한 디지털 위상고정루프link

Son, Woo-Kon; 손우곤; et al, 한국과학기술원, 2009

16
(A) digital-intensive RF sampling receiver for multi-mode multi-band applications = 다중모드 다중대역을 지원하는 디지털 RF 샘플링 수신기link

Lee, Joon-Hee; 이준희; et al, 한국과학기술원, 2010

17
(A) low noise digital phase-locked loop with quantization noise suppression and loop delay reduction techniques = 양자화 잡음과 루프 지연시간을 줄이는 방법을 이용한 저잡음 디지털 위상고정루프link

Han, Jae-Hyun; 한재현; et al, 한국과학기술원, 2010

18
(A) low phase-noise frequency synthesizer using two phase-locked-loops = 두 개의 위상고정루프를 사용한 저잡음 주파수 합성기link

Park, Pyoung-Won; 박평원; et al, 한국과학기술원, 2008

19
(A) low power analog front-end for bio-impedance measurement using small body area = 신체 국소 부위를 이용한 생체 임피던스 측정용 저전력 아날로그 프론트엔드link

Cho, Min-Chang; 조민창; et al, 한국과학기술원, 2010

20
(A) low power bio impedance measurement system = 저전력 생체 임피던스 측정 시스템link

Choo, Kang-Yeop; 추강엽; et al, 한국과학기술원, 2011

21
(A) low power voltage step-up system for NAND flash = 낸드 플래시의 저전력 승압 시스템link

Jeong, Hyunsik; Cho, SeongHwan; et al, 한국과학기술원, 2022

22
(A) low-power high-resolution CMOS sensor system for IoT applications = IoT 어플리케이션을 위한 저전력 고해상도 CMOS 센서 시스템link

Park, Sujin; Cho, SeongHwan; et al, 한국과학기술원, 2022

23
(A) pin-efficient PAM-4 single-ended transceiver with 5-Bit 4-Wire balanced coding for parallel electrical link = 높은 핀 효율성을 가지는 5-비트 4-와이어 밸런스 코딩을 이용한 싱글-엔드형 PAM-4 송수신기link

Shin, DongArm; Cho, SeongHwan; et al, 한국과학기술원, 2019

24
(A) quadrature modulation transmitter using two frequency synthesizers = 두 개의 주파수 합성기를 사용한 직교 변조 송신기link

Lee, Jae-Won; 이재원; et al, 한국과학기술원, 2007

25
(A) variation-tolerant convolutional neural network processor with energy-efficient analog computation = 에너지 효율적인 아날로그 연산 기반의 변화에 둔감한 CNN 프로세서link

Seo, Jin-O; Cho, SeongHwan; et al, 한국과학기술원, 2023

26
An on-chip temperature monitoring system for microprocessors with a sensing area of 64μm2 = 64μm2의 센싱 면적을 가지는 마이크로 프로세서를 위한 on-chip 온도 모니터링 시스템link

Jeon, Sungrok; 전승록; et al, 한국과학기술원, 2015

27
Analysis and design of a low spur phase-locked loop = 낮은 스퍼를 갖는 위상 동기 루프의 분석 및 설계link

Kim, Hyojun; Cho, SeongHwan; et al, 한국과학기술원, 2020

28
Analysis and design of high-order sigma-delta ADC using voltage-controlled oscillator = 전압조절 발진기를 이용한 고차 시그마-델타 아날로그 디지털 변환기 설계 및 해석link

Yu, Won-Sik; 유원식; et al, 한국과학기술원, 2012

29
Analysis and design of high-speed on-chip interconnect transceiver with crosstalk and ISI equalizer = 누전잡음과 부호간 간섭 등화기를 사용한 고속 칩상 인터컨넥트용 송수신기의 해석 및 설계link

Lee, Jae-Wan; 이재원; et al, 한국과학기술원, 2012

30
Analysis and design of on-chip single cell trapping system using dielectrophoresis = 유전영동을 이용한 단일 세포 포획하는 IC 시스템의 설계 및 분석link

Jo, Young-Woo; 조영우; et al, 한국과학기술원, 2013

31
Analysis and design of time-based analog-to-digital Converter using ring voltage-controlled oscillator = 링 전압 제어 발진기를 이용한 시간 기반 아날로그 디지털 변환기의 해석과 설계link

Kim, Jae-wook; 김재욱; et al, 한국과학기술원, 2008

32
Analysis and design of voltage-controlled oscillator based analog-to-digital converter = 전압조절발진기 기반 아날로그 디지털 변환기의 해석과 설계link

Jang, Tae-kwang; 장태광; et al, 한국과학기술원, 2008

33
Analysis and design of wide dynamic range time-to-digital converter using ring counter = 링 카운터를 이용한 넓은 입력 범위를 갖는 시간-디지털 변환기의 분석 및 디자인link

Kang, Min Young; 강민영; et al, 한국과학기술원, 2015

34
Apparatus for sensing temperature using sensor resistor and method thereof

조성환; 전승록, 2018-03-13

35
Automatically calibrating frequency features of a phase locked loop

조성환, 2010-05-18

36
Bio-impedance based vital sign sensor for U-Health application = 유헬스를 위한 바이오 임피던스 기반의 바이탈 신호 센서link

Lee, Woo-Jae; 이우재; et al, 한국과학기술원, 2014

37
Clock generation techniques to mitigate supply-noise effect = 공급 잡음 영향를 완화하기 위한 클록 생성 기법link

Kim, Dongin; Cho, SeongHwan; et al, 한국과학기술원, 2020

38
CMOS 센서를 위한 에너지 효율적인 커패시턴스-디지털 변환기 연구 = (An) energy-efficient capacitance-to-digital converter for standard CMOS sensorslink

박수진; 조성환; et al, 한국과학기술원, 2018

39
Design and implementation of low phase noise VCO for power aware frequency synthesizer = 전력 소비 적응형 주파수 합성기에 적합한 저잡음 전압 제어 발진기의 설계와 구현link

Ku, Yeon-Woo; 구연우; et al, 한국과학기술원, 2008

40
Design Methodology of Biopotential Amplifier with Adaptive CM Cancelling Technique

구남일; 조성환, IDEC Journal of Integrated Circuits and Systems, v.8, no.4, pp.26 - 32, 2022-10

41
Design of a biopotential amplifier with large tolerance to CMI and total-CMRR = 동상 모드 전압에 강인하며 높은 동상 모드 제거비를 갖는 심전도 증폭기의 설계link

Koo, Nahm Il; Cho, SeongHwan; et al, 한국과학기술원, 2021

42
Design of a Low-Power and a Low-Noise Phase-Locked Loop = 저전력 저잡음 위상동기루프의 설계link

Park, Dong-Min; 박동민; et al, 한국과학기술원, 2011

43
Design of a supply-noise-insensitive PLL = 전원 전압잡음에 둔감한 위상 고정루프의 설계link

Jo, Youngwoo; Cho, SeongHwan; et al, 한국과학기술원, 2018

44
Design of a surface conductance based fully integrated standard CMOS humidity sensor without post-processing = 표면 전도성을 이용한 후처리 공정이 필요 없는 Standard CMOS 습도 센서의 설계link

Kim, Gyu-Sik; 김규식; et al, 한국과학기술원, 2014

45
Design of digital-intensive wireless RF receiver using VCO-based ADC = 전압제어 발진기 기반 아날로그 디지털 변환기를 이용한 디지털 집중적인 무선 고주파 수신기의 설계link

Kim, Jae-Wook; 김재욱; et al, 한국과학기술원, 2011

46
Design of fast settling frequency synthesizer for a 60GHz frequency-hopped RADAR application = 60GHz 대역 Frequency-hopped RADAR를 위한 빠른 정착시간을 가진 주파수 합성기 설계link

Oh, Jaewon; Cho, Seonghwan; et al, 한국과학기술원, 2021

47
Design of high-performance delta-sigma time-to-digital converter = 고성능 델타-시그마 시간-디지털 변환기 설계link

Yu, Wonsik; 유원식; et al, 한국과학기술원, 2015

48
Design of high-speed and high-resolution time-to-digital converter using time arithmetic circuits = 시간 연산 회로를 이용한 고속 고해상도 시간 디지털 변환기의 설계link

Kim, Kwang-Seok; 김광석; et al, 한국과학기술원, 2013

49
Design of neural recording and stimulation IC using time-varying magnetic field = 시변환 자기장을 이용한 신경세포의 자극과 이를 검출하는 IC 시스템의 설계link

Jeon, Se-Hyung; 전세형; et al, 한국과학기술원, 2009

50
Design of PVT-insensitive clock generator and clock corrector for precise quadrature generation = 정확한 쿼드러처 신호 생성을 위한 PVT 변화에 둔감한 클럭 생성기와 교정기의 설계link

Kim, Yongjo; Cho, SeongHwan; et al, 한국과학기술원, 2021

51
Differential charge-recycling VCO-Based ADC for sensor application = 센서플리케이션을 위한 차동 Charge-Recycling 기반아날로그-디지틸 변환기link

Han, Zilong; Zilong; et al, 한국과학기술원, 2015

52
Enhanced all digital phase-locked loop and oscillation signal generation method thereof

조성환, 2010-07-06

53
High-resolution ADC-assisted time-to-digital converter = ADC를 이용한 고해상도 시간 디지털 변환기link

Kim, Jung-Ho; 김중호; et al, 한국과학기술원, 2014

54
High-speed ADCs using time-domain signal processing = 시간영역 신호처리를 이용한 고속 아날로그 디지털 변환기 연구link

Kim, Young-Hwa; 김영화; et al, 한국과학기술원, 2016

55
LC VCO를 활용한 인젝션 락킹 기반 주파수 체배기 설계

최한길; 조성환, 2023년 한국전자파학회 하계종합학술대회, 한국전자파학회, 2023-08-25

56
Low power CMOS reference clock oscillator = 저전력 CMOS 기준 주파수 발생기link

Lee, Jung-Hyup; 이정협; et al, 한국과학기술원, 2011

57
Low-noise digital phase locked loop using reference multiplication with adaptive calibration = 적응 교정적 기준 주파수 증가를 이용한 저잡음 디지털 위상고정루프link

Sang, Jin-Woo; 상진우; et al, 한국과학기술원, 2012

58
nW급 에너지 하베스팅 어플리케이션 용 저전력 낮은 공급전압에서 동작하는 온도 센서 = Low power and low supply voltage temperature sensor for nW power and energy harvesting applicationlink

이주성; 조성환; et al, 한국과학기술원, 2017

59
On-chip Low-Power Sub-picosecond Jitter-Measurement circuit for Low-Jitter clock generator = 저잡음 클럭 발생기를 위한 온칩 저전력 피코초 이하 지터 측정 회로link

Ha, Soh-Myung; 하소명; et al, 한국과학기술원, 2006

60
Reference multiplied PLL and phase filtered harmonic locking for low noise frequency synthesizer = 저잡음 주파수 합성기를 위한 기준 주파수 증폭된 위상 고정 루프와 위상 필터된 조화 고정link

Lee, Woo-Jae; 이우재; et al, 한국과학기술원, 2009

Discover

Type

. next

Open Access

Date issued

. next

Subject

. next

rss_1.0 rss_2.0 atom_1.0