Browse "EE-Theses_Ph.D.(박사논문) " by Author 류승탁

Showing results 1 to 21 of 21

1
(A) background capacitor self-trimming method in pipelined ADC = 파이프라인 방식의 아날로그/디지털 변환기를 위한 백그라운드 커패시터 셀프-트리밍 기법link

Ryu, Seung-Tak; 류승탁; et al, 한국과학기술원, 2004

2
(A) high-speed current-steering DAC design with a stacked unit cell for wideband linearity = 적층단위전류원에 기반한 고속 광대역 전류 구동 방식의 디지털-아날로그 변환기 설계link

Kim, Si-Nai; 김시내; et al, 한국과학기술원, 2017

3
(A) multi-bits per cycle SAR ADC structure for high speed and low power designs = 고속 저전력 디자인을 위한 multi-bits per cycle SAR ADC 구조link

Hong, Hyeok-Ki; 홍혁기; et al, 한국과학기술원, 2016

4
(A) study on performance enhancement techniques for sub-ranging SAR ADC = 범위 분할 연속 근사 아날로그–디지털 변환기의 성능 향상 기법에 대한 연구link

Roh, Yi-Ju; Ryu, Seung-Tak; et al, 한국과학기술원, 2020

5
(A) true background fully-integrated timing-skew calibration algorithm for time-interleaved ADCs = 다채널 병렬 ADC를 위한 입력 특성에 무관한 실시간 집적 가능 Timing-Skew 보정 기법link

Kang, Hyun-Wook; Ryu, Seung-Tak; et al, 한국과학기술원, 2018

6
Air-gap insensitive and small form-factor IPT pad design for electric vehicles = 공극 변화에 둔감하고 작은 폼팩터를 갖는 전기차 무선충전 패드 설계link

Choi, Jin Soo; Ryu, Seung Tak; et al, 한국과학기술원, 2020

7
Calibration techniques for high resolution and high speed time-interleaved SAR ADCs = 고해상도 고속 시분할 연속 근사 구조 아날로그-디지털 변환기를 위한 보정 기법link

Chang, Dong-Jin; Ryu, Seung-Tak; et al, 한국과학기술원, 2019

8
Delta readout scheme for power-efficient CMOS image sensors = 델타 리드아웃 기법을 이용한 전력 효율적인 CMOS 이미지 센서link

Kim, Hyeon-June; Ryu, Seung-Tak; et al, 한국과학기술원, 2017

9
Flash-assisted time-interleaved (FATI) successive approximation (SA) architecture for low power, high speed A/D conversion = 고속 저전력 아날로그-디지털 변환을 위한 플래시 보조 시분할 연속 근사 구조link

Sung, Ba-Ro-Saim; 성바로샘; et al, 한국과학기술원, 2016

10
High resolution & low noise SAR ADC design for bio-medical signal acquisition = 생체 신호 획득을 위한 고해상도 및 저전력 축차 비교형 아날로그-디지털 변환기 설계link

Seo, Min-Jae; Ryu, Seung-Tak; et al, 한국과학기술원, 2019

11
High speed low power pipelined SAR ADC with current-mode back-end processing = 전류모드 프로세싱을 이용한 고속 저전력 파이프라인 축차 비교형 아날로그-디지털 변환기link

Moon, Kyoung-Jun; Ryu, Seung-Tak; et al, 한국과학기술원, 2019

12
High-speed massive time-interleaved SAR ADC for high-speed communication systems = 고속 통신 시스템을 위한 고속의 massive time-interleaved SAR ADClink

Jo, Dong-Shin; Ryu, Seung-Tak; et al, 한국과학기술원, 2019

13
Latch interpolation technique for high-speed flash ADC = 고속 플래시 아날로그/디지털 변환기를 위한 래치 인터폴레이션 기법link

Kim, Jongin; 김종인; et al, 한국과학기술원, 2015

14
Logarithmic resistance-to-digital converter for multi-level cell phase change memory readout = 멀티레벨 상변화 메모리의 readout을 위한 로그 저항-디지털 변환기link

Kwon, Ji-Wook; 권지욱; et al, 한국과학기술원, 2016

15
Low-noise time-interleaved SAR ADC for low-supply voltage applications = 저 전압 응용을 위한 저 잡음 시-병렬 축차 비교형 아날로그-디지털 변환기link

Kim, Wan; 김완; et al, 한국과학기술원, 2016

16
Low-power low-noise CMOS image sensor using noise-shaping SAR ADC with delta-readout algorithm = 델타-리드아웃 및 노이즈 쉐이핑 기법의 축차 비교형 데이터 변환기를 이용한 저전력 저잡읍 CMOS 이미지 센서link

Hwang, Sun-Il; Ryu, Seung-Tak; et al, 한국과학기술원, 2019

17
Pipelined ADC with supply-referencing technique for WAVE(wireless access in vehicular environments) application systems = 차량환경에서의 무선접속 응용 시스템을 위한 Supply-Referencing 기술을 지닌 파이프라인 아날로그-디지털 변환기link

Oh, GhilGeun; 오길근; et al, 한국과학기술원, 2015

18
Readout circuits that compensate for temperature or temporal drift effects of the phase-change memory = 상 변화 메모리의 온도 또는 시간차 드리프트 효과를 보상하기 위한 판독 회로link

Jin, Dong-Hwan; Ryu, Seung-Tak; et al, 한국과학기술원, 2019

19
SAR-assisted continuous-time delta sigma modulator = 축차 비교형 데이터 변환기를 활용한 연속시간 델타 시그마 변환기link

Jang, Il Hoon; Ryu, Seung Tak; et al, 한국과학기술원, 2018

20
Time-domain interpolation technique for low-power time-interleaved ADC = 저전력 시분할 아날로그/디지털 변환기를 위한 시간 영역 인터폴레이션 기법link

Oh, Dong-Ryeol; Ryu, Seung-Tak; et al, 한국과학기술원, 2019

21
Time-interleaved DAC with current integration-based clock phase calibration = 고속 동작을 위한 시간 교차 방식의 디지털 아날로그 변환기와 클럭 위상 보정법link

Kim, Woo-Cheol; Ryu, Seung-Tak; et al, 한국과학기술원, 2019

Discover

rss_1.0 rss_2.0 atom_1.0