1 | A Case for subarray level interleaving: Reducing DRAM subarray conflicts = 서브어레이 컨플릭트를 줄이기 위한 서브어레이 수준에서의 인터리빙link Ahn, Hongsun; 안홍선; et al, 한국과학기술원, 2015 |
2 | (A) mobile full-system simulation framework for energy consumption and performance analysis = 에너지 소비 및 성능 분석을 위한 모바일 전체 시스템 시뮬레이션 프레임워크link Ju, Minho; Kim, Soontae; et al, 한국과학기술원, 2016 |
3 | (A) power reduction technique for android display system using on-chip framebuffer cache = 온칩 프레임 버퍼 캐쉬를 이용한 안드로이드 디스플레이 소모전류 감소 기법link Park, Ryunkyun; Kim, Soontae; et al, 한국과학기술원, 2018 |
4 | Analysis and optimization of metadata cache for secure memory overhead mitigation = 시큐어 메모리 오버헤드 완화를 위한 메타데이터 캐시 분석 및 최적화link Nam, Haejin; Kim, Soontae; et al, 한국과학기술원, 2020 |
5 | Application specific DRAM address mapping = 어플리케이션 특화 DRAM 주소 맵핑link Hassan, Muhammad; Kim, Soon Tae; et al, 한국과학기술원, 2017 |
6 | Architectural fault-tolerance in microprocessor caches enabling low-power operation in the presence of nanoscale process variations = 공정변이에 의한 에러를 고려한 가변전압 지원 저전력 캐쉬 구조link Mahmood, Tayyeb; Mahmood, Tayyeb; et al, 한국과학기술원, 2013 |
7 | Compression-based architecture design through cross-layer optimizations = 계층 교차 최적화를 통한 압축 기반 아키텍처 설계link Kim, Jinkwon; 김진권; et al, 한국과학기술원, 2024 |
8 | Control flow vulnerability: Modeling, evaluation and low-cost hardware/software solutions. = 제어 흐름 취약성: 모델링, 평가, 그리고 저비용 하드웨어/소프트웨어 해법.link Rouf, Mohammad Abdur; 루프 모하매드 압도; et al, 한국과학기술원, 2014 |
9 | DCRS : 셀 라이브러리 특성화 시스템 김순태; 김도형; 한상용, 정보과학회논문지(C), v.4, no.5, pp.755 - 761, 1998 |
10 | Design of low-power caches for mobile system = 모바일 시스템을 위한 저전력 캐쉬 설계link Park, Jung-Woo; Kim, Soontae; et al, 한국과학기술원, 2019 |
11 | DRAM energy reduction by prefetching-based memory traffic clustering = DRAM 에너지 소비를 줄이기위한 프리페칭 기반의 메모리 접근 클러스터링 기법link Lee, Ye-Bin; 이예빈; et al, 한국과학기술원, 2012 |
12 | DRAM power-aware rank scheduling = 디램 파워를 고려한 랭크 스케쥴링link Kim, Suk Ki; 김석기; et al, 한국과학기술원, 2012 |
13 | Dynamic pseudo cache association for energy reduction of L2 caches = L2 캐쉬의 에너지 감소를 위한 동적 의사 연관 캐쉬link Park, Jung-Woo; 박정우; et al, 한국과학기술원, 2014 |
14 | Dynamic scheduling algorithm and its schedulability analysis for certifiable Dual-Criticality Systems = 보증가능한 이중 중요도 시스템을 위한 동적 스케줄링 알고리즘 설계 및 스케줄 가능성 분석link Park, Tae-Ju; 박태주; et al, 한국과학기술원, 2011 |
15 | ECC String: flexible ECC management for low-cost error protection of L2 caches = L2 캐쉬 메모리를 위한 저비용의 오류정정부호 관리기법link Hong, Jeong-Kyu; 홍정규; et al, 한국과학기술원, 2013 |
16 | Efficient low-power cache architectures for embedded systems = 임베디드 시스템을 위한 효율적인 저전력 온-칩 캐시 설계에 관한 연구link Lee, Jongmin; 이종민; et al, 한국과학기술원, 2015 |
17 | Efficient shared cache architectures for time-sensitive applications = 시간민감한 응용프로그램을 위한 효율적인 공유 캐쉬 구조link Lee, Myoungjun; Kim, Soontae; et al, 한국과학기술원, 2020 |
18 | Endurance-enhancing lower state encoding scheme for MLC and TLC NAND flash memory storage = 이중 및 삼중 레벨 셀 낸드 플래시 저장장치에서 내구성 향상을 위한 낮은 상태 인코딩 기법link Lee, Wonyoung; 이원영; et al, 한국과학기술원, 2016 |
19 | Energy-Efficient DRAM System Design via Memory Traffic Reshaping and Partial Data Writes = 메모리 트래픽 조정 및 부분 데이터 쓰기를 통한 에너지 효율적인 DRAM 시스템 설계에 관한 연구link Lee, Yebin; 이예빈; et al, 한국과학기술원, 2017 |
20 | Energy-efficient memory system design based on data locality and compression = 데이터 지역성 및 압축을 이용한 에너지 효율적인 메모리 시스템 설계link Kim, Hyeonggyu; Kim, Soontae; et al, 한국과학기술원, 2019 |
21 | Exploiting underutilized runtime bad blocks for improving solid state drive performance = SSD 성능 개선을 위한 저활용된 런타임 배드 블록 이용 기법link Moon, Junoh; Kim, Soontae; et al, 한국과학기술원, 2022 |
22 | Freezing : eliminating drawing computation of uninteresting display region for low-power consumption = 스마트폰 화면에 존재하는 무관심 영역의 그리기 연산을 제거한 새로운 저전력 기법link Seo, Bohun; Kim, Soontae; et al, 한국과학기술원, 2018 |
23 | High-performance solid state drives design by exploiting partial page requests = 부분 페이지 요청을 활용한 고성능 SSD 설계 기법link Kang, Mincheol; Kim, Soontae; et al, 한국과학기술원, 2022 |
24 | LGR : layer granularity refresh for improving performance and lifetime of 3D NAND flash memory = LGR: 3D 낸드 플래시 성능과 수명 향상을 위한 레이어 단위 플래시 리프래시 기법link Kim, Hyungsoon; Kim, Soontae; et al, 한국과학기술원, 2023 |
25 | Low-cost transient error protections for memory systems = 메모리 시스템을 위한 저비용의 일시적 오류 보호 기법들link Hong, Jeongkyu; 홍정규; et al, 한국과학기술원, 2017 |
26 | Low-latency encoding strategy for highly reliable NAND flash memory = 고신뢰도 플래시 메모리를 위한 저지연 인코딩 기법 설계link Lee, Yongwook; Kim, Soontae; et al, 한국과학기술원, 2023 |
27 | Low-power L1 instruction cache architecture based on horizontal indexing in embedded system = 임베디드 시스템에서 수평적인 인덱싱 기반 저전력 L1 Instruction cache 설계link Kang, Yeji; Kim, Soontae; et al, 한국과학기술원, 2018 |
28 | Multi-stage detection of microarchitectural attack using machine learning = 머신 러닝을 이용한 마이크로 아키텍처 공격의 다단계 탐지 기법link 박제훈; Kim, Soontae; 김순태, 한국과학기술원, 2022 |
29 | Neural network-based FMCW radar system for detecting and tracking a drone = 소형 무인기 탐지 및 추적을 위한 인공 신경망 기반 FMCW 레이다 시스템link Jang, Myeongjae; Kim, Soontae; et al, 한국과학기술원, 2019 |
30 | Parallel encryption to enhance performance of block cipher algorithms = 블록 암호의 성능향상을 위한 병렬 암호화에 대한 연구link Lee, Gie-Il; 이기일; et al, 한국과학기술원, 2010 |
31 | Partial page-aware high performance solid state drives = 부분 페이지 인식 고성능 솔리드 스테이트 드라이브link Fareed, Imran; Kim, Soontae; et al, 한국과학기술원, 2021 |
32 | Real-time-aware shared cache architecture for multi-core systems = 실시간 태스크 인식 멀티코어 공유 캐쉬 구조link Lee, Myoung-Jun; 이명준; et al, 한국과학기술원, 2013 |
33 | Reliability and performance improvement techniques for counter caches in secure memories = 시큐어 메모리의 카운터 캐시 최적화를 통한 신뢰성 및 성능 향상 기법link 김제성; Kim, Soontae; 김순태, 한국과학기술원, 2022 |
34 | Reliable Spin-Transfer Torque RAM (STT-RAM) caches for low energy consumption and performance overheads = 낮은 에너지 소비 및 성능 오버헤드를위한 안정적인 Spin-Transfer Torque RAM (STT-RAM) 캐시link Qureshi, Muhammad Avais; Kim, Soontae; et al, 한국과학기술원, 2020 |
35 | Subpage based flash translation layer for solid state drivers = SSD를 위한 서브 페이지 기반 플래시 변환 기법link Kang, Mincheol; 강민철; et al, 한국과학기술원, 2016 |
36 | Toward cost-effective SSDs in cloud storage systems via high durability and VM-scalability = 클라우드 저장소에서 높은 비용 효율을 위한 내구성 및 VM 확장성을 갖춘 SSD에 대한 연구link Lee, Wonyoung; Kim, Soontae; et al, 한국과학기술원, 2023 |
37 | Toward reliable microprocessors in nanometer-scale technologies = 나노스케일 공정에서의 고신뢰성 마이크로프로세서 설계 기법link Hong, Seokin; 홍석인; et al, 한국과학기술원, 2015 |
38 | Write energy-aware management policies for STT-RAM caches = STT-RAM 캐시를 위한 쓰기 에너지 관리 기법link Kim, Hyeonggyu; 김형규; et al, 한국과학기술원, 2015 |
39 | 내장형 시스템을 위한 에너지-성능 측면에서 효율적인 2-레벨 데이터 캐쉬 구조의 설계 이종민; 김순태, 정보과학회논문지 : 시스템 및 이론, v.37, no.5, pp.292 - 303, 2010-10 |
40 | 내장형 시스템을 위한 저전력 2-레벨 캐쉬 메모리의 설계 김용호; 박수호; 김경아; 김순태; 이종민, 제30회 한국정보처리학회 추계학술발표대회 , pp.0 - 0, 2008-11-15 |
41 | 레이다 시스템의 객체 탐지 방법 및 장치 김순태; 장명재; 강민철; 이원영 |
42 | 셀특성화 테이블 생성시 타이밍 에러를 최소화하기 김순태, 정보과학회 학술대회 발표논문집, pp.0 - 0, 1997-04-01 |
43 | 소형 무인 항공기 탐지를 위한 인공 신경망 기반 FMCW 레이다 시스템 장명재; 김순태, 대한임베디드공학회논문지, v.13, no.6, pp.289 - 296, 2018-12 |
44 | 영구적 오류에 강인한 저비용 n 비트 산술논리연산기 김순태, 2012-09-05 |
45 | 이동단말 및 이를 이용한 핸드오버 선택 방법 김경아; 김순태; 박수호; 홍진영; 이성춘; 김용호, 2015-04-21 |
46 | 최적 특성화 테이블 생성 시스템 김순태, 한국정보과학회 학술대회, pp.0 - 0, 1997-10-01 |