Browse "School of Computing(전산학부)" by Author Huh, Jaehyuk

Showing results 90 to 98 of 98

90
메모리 지역성의 활용을 위한 다중 심층 신경망 가속기 아키텍처 = Architectural support for exploiting memory locality of spatial multi-tenant neural processing unitslink

이상현; 허재혁; et al, 한국과학기술원, 2022

91
순환 신경망 추론에서의 희소행렬-희소벡터 곱셈을 위한 가변적 하드웨어 가속기 = Morphable hardware accelerator for sparse matrix - sparse vector multiplication for RNN inferencelink

황수진; 허재혁; et al, 한국과학기술원, 2021

92
신뢰할 수 있는 기계학습 가속기를 위한 하드웨어 보안 기법 = Hardware security techniques for trusted machine learning acceleratorslink

이선호; 허재혁; et al, 한국과학기술원, 2021

93
엣지 환경에서 이기종 프로세서 간의 간섭을 고려한 다중 DNN 스케줄링 기법 = Interference-aware multi-DNN scheduling on heterogeneous processors in edge systemlink

김연재; 허재혁; et al, 한국과학기술원, 2022

94
이종 컴퓨팅 환경에서 안전한 실행 환경 제공을 위한 GPU 아키텍처 연구 = New GPU architecture for trusted execution environment in heterogeneous computing environmentlink

나선진; 허재혁; et al, 한국과학기술원, 2018

95
클라우드 상의 어플리케이션을 보호하기 위한 격리 실행 공간의 중첩 기법 = Nested trusted execution environment for securing multi-tier application on cloudslink

박중언; 허재혁; et al, 한국과학기술원, 2018

96
편광기반 측위 기술의 적용공간 확장을 위한 시분할 다중화 기법 연구 = Time-division multiplexing for space extension of polarized light sensing-based positioning systemlink

전현기; 허재혁; et al, 한국과학기술원, 2019

97
하드웨어 기반의 안전한 실행환경을 사용한 키-밸류 스토어 보안 = Security Support for Key-value Store with a HW-based Isolated Execution Environmentlink

전승흔; 허재혁; et al, 한국과학기술원, 2017

98
희소 행렬 곱셈을 위한 확장성 있는 인메모리 프로세싱 아키텍처 = (A) scalable processing-in-memory architecture for sparse matrix multiplicationslink

백대현; 허재혁; et al, 한국과학기술원, 2020

Discover

Type

. next

Open Access

Date issued

. next

Subject

. next

rss_1.0 rss_2.0 atom_1.0