다층 칩 패키지의 변형 및 균열 해석Analysis of deformations and cracks in multi-chip packages

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 518
  • Download : 0
DC FieldValueLanguage
dc.contributor.advisor임세영-
dc.contributor.advisorIm, Se-Young-
dc.contributor.author박정순-
dc.contributor.authorPark, Jeong-Soon-
dc.date.accessioned2011-12-14T06:40:55Z-
dc.date.available2011-12-14T06:40:55Z-
dc.date.issued2006-
dc.identifier.urihttp://library.kaist.ac.kr/search/detail/view.do?bibCtrlNo=255297&flag=dissertation-
dc.identifier.urihttp://hdl.handle.net/10203/45460-
dc.description학위논문(석사) - 한국과학기술원 : 기계공학전공, 2006.2, [ viii, 86 p. ]-
dc.description.abstract본 논문에서는 다층 칩 패키지의 기계적 신뢰성을 평가하기 위해 칩의 변형과 균열을 해석하였다. 다층 칩의 제조 공정 중, 칩 들어올리기 공정, 몰딩 공정, 그리고 열적 신뢰성 평가 공정을 유한요소법을 이용하여 모사하고 칩의 변형 형상과 응력분포 그리고 파괴역학적 변수들을 구한 후, 각 공정 하에서 여러 가지 설계조건의 변화가 기계적 신뢰성에 미치는 영향을 분석하였다. 칩 들어올리기 공정에서는 핀을 이용한 방법과 판을 이용한 방법이 실리콘 칩의 응력분포에 미치는 영향을 살펴보고 두 가지 방법의 비교를 통해 칩 두께가 점점 얇아질 경우 칩의 파단을 감소시킬 수 있는 안정된 방법을 제안하였다. 몰딩 공정에서는 에폭시 접착제 층에 존재하는 공동이 칩의 파단에 미치는 영향을 살펴 본 후 공동의 크기와 실리콘 칩에 가정한 초기 수직균열의 길이를 변화시키면서 응력강도계수와 에너지 방출율을 계산하고, 그 값을 임계값과 비교하여 실리콘 칩 내의 허용 가능한 수직 균열의 길이를 계산하였다. 열적 신뢰성 평가 공정에서는 두 번째 실리콘 칩과 그 밑에 위치한 절연 테이프 사이에 계면 균열을 가정 한 후 온도가 상승할 때와 하강할 때의 계면 균열 거동을 살피고, 온도가 하강할 경우에는 몰딩 재료와 기판의 물성 변화, 균열의 길이가 계면균열에 미치는 영향을 살펴보았다.kor
dc.languagekor-
dc.publisher한국과학기술원-
dc.subject몰딩공정-
dc.subject기계적 신뢰성-
dc.subject다층 칩 패키지-
dc.subject계면 균열-
dc.subjectinterfacial crack-
dc.subjectmolding process-
dc.subjectmechanical reliability-
dc.subjectMulti-chip packages-
dc.title다층 칩 패키지의 변형 및 균열 해석-
dc.title.alternativeAnalysis of deformations and cracks in multi-chip packages-
dc.typeThesis(Master)-
dc.identifier.CNRN255297/325007 -
dc.description.department한국과학기술원 : 기계공학전공, -
dc.identifier.uid020043231-
dc.contributor.localauthor박정순-
dc.contributor.localauthorPark, Jeong-Soon-
Appears in Collection
ME-Theses_Master(석사논문)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0