본 발명에 따른 3차원 적층 패키지는 적층의 단위체로, 반도체 칩; 및 반도체 칩이 실장되고, 상기 반도체 칩이 실장되는 실장면에 전도성 패턴이 형성되며, 상기 전도성 패턴과 연결되어 상기 실장면과 상기 실장면의 대향면을 관통하는 비아(via)가 형성된 유연성 기판;을 포함하며, 유연성 기판의 상부에 실장된 반도체 칩이 위치하도록 하여 다수개의 상기 단위체가 3차원으로 수직 적층되어 적층체를 이루며, 상기 적층체의 최하부에 위치한 단위체를 기준으로 n(n≥2인 자연수)번째 위치한 단위체의 유연성 기판인 n번째 유연성 기판의 비아; n-1(n≥2인 자연수)번째 위치한 단위체의 유연성 기판인 n-1번째 유연성 기판의 전도성 패턴; 및 상기 n번째 유연성 기판의 비아와 상기 n-1번째 유연성 기판의 전도성 패턴 사이에 구비되어 상기 n번째 유연성 기판의 비아와 상기 n-1번째 유연성 기판의 전도성 패턴을 전기적으로 연결하는 접속부재;에 의해, 상기 n번째 위치한 단위체의 반도체 칩과 상기 n-1번째 위치한 단위체의 반도체 칩이 전기적으로 연결되는 특징이 있다.