DC Field | Value | Language |
---|---|---|
dc.contributor.author | 채장수 | ko |
dc.contributor.author | 박미영 | ko |
dc.contributor.author | 조희근 | ko |
dc.contributor.author | 유광선 | ko |
dc.date.accessioned | 2022-11-17T09:01:35Z | - |
dc.date.available | 2022-11-17T09:01:35Z | - |
dc.identifier.uri | http://hdl.handle.net/10203/299834 | - |
dc.description.abstract | 본 발명에 따른 3차원 적층 패키지는 적층의 단위체로, 반도체 칩; 및 반도체 칩이 실장되고, 상기 반도체 칩이 실장되는 실장면에 전도성 패턴이 형성되며, 상기 전도성 패턴과 연결되어 상기 실장면과 상기 실장면의 대향면을 관통하는 비아(via)가 형성된 유연성 기판;을 포함하며, 유연성 기판의 상부에 실장된 반도체 칩이 위치하도록 하여 다수개의 상기 단위체가 3차원으로 수직 적층되어 적층체를 이루며, 상기 적층체의 최하부에 위치한 단위체를 기준으로 n(n≥2인 자연수)번째 위치한 단위체의 유연성 기판인 n번째 유연성 기판의 비아; n-1(n≥2인 자연수)번째 위치한 단위체의 유연성 기판인 n-1번째 유연성 기판의 전도성 패턴; 및 상기 n번째 유연성 기판의 비아와 상기 n-1번째 유연성 기판의 전도성 패턴 사이에 구비되어 상기 n번째 유연성 기판의 비아와 상기 n-1번째 유연성 기판의 전도성 패턴을 전기적으로 연결하는 접속부재;에 의해, 상기 n번째 위치한 단위체의 반도체 칩과 상기 n-1번째 위치한 단위체의 반도체 칩이 전기적으로 연결되는 특징이 있다. | - |
dc.title | 플립칩 본딩을 통한 3차원 적층 패키지 및 그 제조방법 | - |
dc.title.alternative | Three-dimensionally Stacked Package and the Fabrication Method Using Flip Chip Bonding | - |
dc.type | Patent | - |
dc.type.rims | PAT | - |
dc.contributor.localauthor | 채장수 | - |
dc.contributor.nonIdAuthor | 박미영 | - |
dc.contributor.nonIdAuthor | 조희근 | - |
dc.contributor.nonIdAuthor | 유광선 | - |
dc.contributor.assignee | 한국과학기술원 | - |
dc.identifier.iprsType | 특허 | - |
dc.identifier.patentApplicationNumber | 10-2010-0077623 | - |
dc.identifier.patentRegistrationNumber | 10-1145664-0000 | - |
dc.date.application | 2010-08-12 | - |
dc.date.registration | 2012-05-07 | - |
dc.publisher.country | KO | - |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.