DC Field | Value | Language |
---|---|---|
dc.contributor.author | 하정석 | ko |
dc.contributor.author | 김대성 | ko |
dc.contributor.author | 정수황 | ko |
dc.date.accessioned | 2024-05-22T09:00:39Z | - |
dc.date.available | 2024-05-22T09:00:39Z | - |
dc.identifier.uri | http://hdl.handle.net/10203/319444 | - |
dc.description.abstract | 컨트롤러의 동작 방법에 있어서, k×k 정방형 메시지 매트릭스를 생성하는 제1단계; 및 상기 생성된 메시지 매트릭스의 각 행마다 비씨에이치 부호(BCH)를 이용하여 인코딩함으로써 인코디드 메시지를 생성하는 제2단계를 포함하고, 상기 정방형 메시지 매트릭스는 대각선 방향에 포함된 제로 패딩 블록을 기준으로 대칭하는 상부 및 하부 삼각 매트릭스들을 포함하며, 상기 하부 삼각 매트릭스에 포함된 메시지 블록들의 각각의 크기 및 내용은 상기 제로 패딩 블록을 기준으로 대칭하는 상기 상부 삼각 매트릭스에 포함된 메시지 블록들의 각각의 크기 및 내용과 동일하고, 상기 상부 삼각 매트릭스는 (α+1)의 크기를 가지는 β개의 메시지 블록들과, α의 크기를 가지는 (N-β)개의 메시지 블록들을 포함하는 컨트롤러의 동작 방법이 개시된다. | - |
dc.title | 컨트롤러, 반도체 메모리 시스템 및 그의 동작 방법 | - |
dc.title.alternative | CONTROLLER, SEMICONDUCTOR MEMORY SYSTEM AND OPERATING METHOD THEREOF | - |
dc.type | Patent | - |
dc.type.rims | PAT | - |
dc.contributor.localauthor | 하정석 | - |
dc.contributor.assignee | 한국과학기술원, 에스케이하이닉스 주식회사 | - |
dc.identifier.iprsType | 특허 | - |
dc.identifier.patentApplicationNumber | 10-2016-0092551 | - |
dc.identifier.patentRegistrationNumber | 10-2666852-0000 | - |
dc.date.application | 2016-07-21 | - |
dc.date.registration | 2024-05-13 | - |
dc.publisher.country | KO | - |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.