DC Field | Value | Language |
---|---|---|
dc.contributor.author | 조병진 | ko |
dc.contributor.author | 박상현 | ko |
dc.contributor.author | 유충열 | ko |
dc.contributor.author | 김홍수 | ko |
dc.contributor.author | 서민수 | ko |
dc.contributor.author | 김동국 | ko |
dc.date.accessioned | 2024-02-26T09:00:59Z | - |
dc.date.available | 2024-02-26T09:00:59Z | - |
dc.identifier.uri | http://hdl.handle.net/10203/318269 | - |
dc.description.abstract | 본 발명은 열전 소자의 산화를 방지하기 위한 산화방지막이 형성된 저온 전극 노출형 열전 모듈 및 그 제조 방법에 관한 것으로, 서로 마주하며 이격되도록 배치된 저온 기판 및 고온 기판; 상기 저온 기판 및 고온 기판의 내측 면에 각각 배치된 저온 전극 및 고온 전극; 상기 저온 전극 및 고온 전극 사이에 개재되며, 상기 저온 전극 및 고온 전극과 전기적으로 접합된 열전소자; 및 상기 고온 기판, 상기 고온 전극 및 상기 열전소자에 코팅되어 산화를 방지하는 산화방지막을 포함한다. | - |
dc.title | 저온 전극 노출형 열전 모듈 및 그 제조 방법 | - |
dc.title.alternative | THERMOELECTRIC MODULE EXPOSING ELECTRODES OF LOW TEMPERATURE AND FABRICATION METHOD THEREOF | - |
dc.type | Patent | - |
dc.type.rims | PAT | - |
dc.contributor.localauthor | 조병진 | - |
dc.contributor.nonIdAuthor | 박상현 | - |
dc.contributor.nonIdAuthor | 유충열 | - |
dc.contributor.nonIdAuthor | 김홍수 | - |
dc.contributor.nonIdAuthor | 서민수 | - |
dc.contributor.nonIdAuthor | 김동국 | - |
dc.contributor.assignee | 한국에너지기술연구원,한국과학기술원 | - |
dc.identifier.iprsType | 특허 | - |
dc.identifier.patentApplicationNumber | 10-2016-0010703 | - |
dc.identifier.patentRegistrationNumber | 10-1778041-0000 | - |
dc.date.application | 2016-01-28 | - |
dc.date.registration | 2017-09-07 | - |
dc.publisher.country | KO | - |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.