RISC-V 기반의 임베디드 시스템을 위한 희소 행렬 곱 연산 가속기 설계영역 탐색Design space exploration for sparse GEMM acceleration in RISC-V based embedded systems

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 104
  • Download : 0
DC FieldValueLanguage
dc.contributor.advisor유민수-
dc.contributor.advisorRhu, Minsoo-
dc.contributor.author윤동호-
dc.date.accessioned2023-06-26T19:34:20Z-
dc.date.available2023-06-26T19:34:20Z-
dc.date.issued2022-
dc.identifier.urihttp://library.kaist.ac.kr/search/detail/view.do?bibCtrlNo=997218&flag=dissertationen_US
dc.identifier.urihttp://hdl.handle.net/10203/309960-
dc.description학위논문(석사) - 한국과학기술원 : 전기및전자공학부, 2022.2,[iii, 23 p. :]-
dc.description.abstract최근 엣지 컴퓨팅(edge computing)이 주목을 받으면서 희소 행렬(sparse matrix)의 곱 연산의 활용 범위도 중앙화된 데이터센터 내 서버를 넘어 사용자와 거리가 가까운 엣지 클라우드 혹은 엣지 디바이스로 넓어질 것으로 기대되고 있다. 이를 지원하기 위한 임베디드 시스템의 개발에서 새롭게 떠오르고 있는 명령어 세트인 리스크 파이브(RISC-V)는 누구나 자유롭게 쓸 수 있다는 점과 빠른 시장 대응 능력을 바탕으로 대안으로 주목받고 있다. 본 학위논문에서는 RISC-V 시스템 내에 존재하는 코-프로세서(coprocessor)와의 인터페이스를 활용하여 설계한 희소 행렬의 곱 연산 가속기의 가능성과 한계점에 대해 분석하고 이를 발전시킬 수 있는 방향에 대해 다루고자 한다.-
dc.languagekor-
dc.publisher한국과학기술원-
dc.titleRISC-V 기반의 임베디드 시스템을 위한 희소 행렬 곱 연산 가속기 설계영역 탐색-
dc.title.alternativeDesign space exploration for sparse GEMM acceleration in RISC-V based embedded systems-
dc.typeThesis(Master)-
dc.identifier.CNRN325007-
dc.description.department한국과학기술원 :전기및전자공학부,-
dc.contributor.alternativeauthorYoon, Dongho-
Appears in Collection
EE-Theses_Master(석사논문)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0