DC Field | Value | Language |
---|---|---|
dc.contributor.author | 차상길 | ko |
dc.contributor.author | 최지원 | ko |
dc.date.accessioned | 2022-11-16T06:01:28Z | - |
dc.date.available | 2022-11-16T06:01:28Z | - |
dc.identifier.uri | http://hdl.handle.net/10203/299754 | - |
dc.description.abstract | 느긋한 심볼화를 활용한 바이너리 재조립 기술의 정확도 향상 기술 및 도구가 개시된다. 일 실시예에 따른 바이너리 재조립 시스템에 의해 수행되는 바이너리 재조립 방법은, 바이너리 파일에 역어셈블을 수행함에 따라 역어셈블 코드를 생성하는 단계; 상기 생성된 역어셈블 코드에 상기 역어셈블을 수행함에 따라 계산된 계측 코드를 삽입하여 바이너리 파일을 재조립하는 단계를 포함하고, 상기 바이너리 재조립 방법은, 정적 값 분석(value analysis)과 동적 메모리 계산 방식을 결합한 느긋한 심볼화를 적용할 수 있다. | - |
dc.title | 느긋한 심볼화를 활용한 바이너리 재조립 기술의 정확도 향상 기술 및 도구 | - |
dc.title.alternative | TECHNOLOGY AND SYSTEM FOR IMPROVING THE ACCURACY OF BINARY REASSEMBLY SYSTEM WITH LAZY SYMBOLIZATION | - |
dc.type | Patent | - |
dc.type.rims | PAT | - |
dc.contributor.localauthor | 차상길 | - |
dc.contributor.nonIdAuthor | 최지원 | - |
dc.contributor.assignee | 한국과학기술원 | - |
dc.identifier.iprsType | 특허 | - |
dc.identifier.patentApplicationNumber | 10-2019-0003090 | - |
dc.identifier.patentRegistrationNumber | 10-2104198-0000 | - |
dc.date.application | 2019-01-10 | - |
dc.date.registration | 2020-04-17 | - |
dc.publisher.country | KO | - |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.