DC Field | Value | Language |
---|---|---|
dc.contributor.author | 류승탁 | ko |
dc.contributor.author | 서민재 | ko |
dc.date.accessioned | 2020-06-03T12:21:01Z | - |
dc.date.available | 2020-06-03T12:21:01Z | - |
dc.identifier.uri | http://hdl.handle.net/10203/274526 | - |
dc.description.abstract | 본 발명은 제 1 변환 회로, 증폭 회로, 및 제 2 변환 회로를 포함한다. 제 1 변환 회로는, 아날로그 신호를 제 1 디지털 신호로 변환하는 것과 관련되는 제 1 잔류 전압, 및 제 1 잔류 전압에 기초하여 생성되는 제 2 잔류 전압을 출력한다. 증폭 회로는, 제 1 시간 구간 동안, 증폭 경로를 통해 제 1 잔류 전압을 증폭하여 제 3 잔류 전압을 생성하고, 제 1 시간 구간 이후의 제 2 시간 구간 동안, 증폭 경로를 통해 제 2 잔류 전압을 증폭하여 제 4 잔류 전압을 생성한다. 제 1 변환 회로는, 제 3 잔류 전압 및 제 4 잔류 전압에 기초하여 보간(interpolation) 동작을 수행하여, 아날로그 신호와 관련되는 제 2 디지털 신호를 생성한다. | - |
dc.title | 파이프라인 변환 회로를 포함하는 전자 회로 | - |
dc.title.alternative | ELECTRONIC CIRCUIT INDLUDING PIPELINE CONVERTING CIRCUIT | - |
dc.type | Patent | - |
dc.type.rims | PAT | - |
dc.contributor.localauthor | 류승탁 | - |
dc.contributor.nonIdAuthor | 서민재 | - |
dc.contributor.assignee | 한국과학기술원 | - |
dc.identifier.iprsType | 특허 | - |
dc.identifier.patentApplicationNumber | 10-2019-0021821 | - |
dc.identifier.patentRegistrationNumber | 10-2116669-0000 | - |
dc.date.application | 2019-02-25 | - |
dc.date.registration | 2020-05-25 | - |
dc.publisher.country | KO | - |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.