DC Field | Value | Language |
---|---|---|
dc.contributor.author | 나노종합기술원 | ko |
dc.contributor.author | 설우석 | ko |
dc.contributor.author | 유현 | ko |
dc.contributor.author | 박상현 | ko |
dc.contributor.author | 김광희 | ko |
dc.date.accessioned | 2019-04-15T14:18:31Z | - |
dc.date.available | 2019-04-15T14:18:31Z | - |
dc.date.issued | 2019-01-18 | - |
dc.identifier.uri | http://hdl.handle.net/10203/254071 | - |
dc.description.abstract | 본 발명의 일 관점에 따르면, 실리콘 광전소자의 기판 상에 제 1 웰(well)을 형성하기 위한 영역을 노출시키는 절연 스크린 패턴을 형성하는 제 1 단계; 상기 절연 스크린 패턴 및 상기 기판 상에 스핀 코팅 공정으로 도펀트 물질을 함유하는 층(SOD; Spin On Dopant)을 형성하는 제 2 단계; 및 상기 절연 스크린 패턴을 제거하지 않은 상태에서 제 1 어닐링 공정을 수행함으로써, 상기 도펀트 물질을 함유하는 층으로부터 도펀트가 상기 기판 밖으로 확산되었다가 상기 기판 중에서 상기 제 1 웰을 형성하기 위한 영역 이외의 영역으로 다시 들어가는 것을 방지하면서, 상기 도펀트 물질을 함유하는 층으로부터 상기 기판 내로 도펀트를 확산시켜 상기 제 1 웰을 형성하는 제 3 단계;를 포함하는, 실리콘 광전소자의 제조방법을 제공한다. | - |
dc.title | 실리콘 광전소자의 제조방법 | - |
dc.title.alternative | Method of manufacturing silicon photomultiplier | - |
dc.type | Patent | - |
dc.type.rims | PAT | - |
dc.contributor.nonIdAuthor | 설우석 | - |
dc.contributor.nonIdAuthor | 유현 | - |
dc.contributor.nonIdAuthor | 박상현 | - |
dc.contributor.nonIdAuthor | 김광희 | - |
dc.contributor.assignee | 한국과학기술원 | - |
dc.identifier.iprsType | 특허 | - |
dc.identifier.patentApplicationNumber | 10-2017-0139451 | - |
dc.identifier.patentRegistrationNumber | 10-1942015-0000 | - |
dc.date.application | 2017-10-25 | - |
dc.date.registration | 2019-01-18 | - |
dc.publisher.country | KO | - |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.