율-왜곡 최적화된 모드 결정 알고리즘의 효율적인 구현을 위한 비트율 추정 장치 및 방법APPARATUS AND METHOD FOR EFFICIENT IMPLEMENTATION OF THE RATE-DISTORTION OPTIMIZED MODE DECISION ALGORITHM

Cited 0 time in webofscience Cited 0 time in scopus
  • Hit : 228
  • Download : 0
DC FieldValueLanguage
dc.contributor.author경종민ko
dc.contributor.author함종민ko
dc.date.accessioned2017-12-20T12:07:30Z-
dc.date.available2017-12-20T12:07:30Z-
dc.date.issued2011-01-13-
dc.identifier.urihttp://hdl.handle.net/10203/235402-
dc.description.abstract비트율 추정 방법은 이진화 단계, 문맥 그룹화 단계 및 비트율 결정 단계를 포함한다. 이진화 단계는 입력 신호를 수신하여 이진화를 수행하여 0 또는 1의 값을 갖는 비트들의 연속인 비트열을 출력한다. 문맥 그룹화 단계는 상기 비트열을 수신하여 동일한 문맥을 사용하는 데이터끼리 그룹화하여 문맥 그룹을 생성한다. 비트율 결정 단계는 제 1 및 제 2 비트율 추정 테이블들을 이용하여 상기 문맥 그룹별로 추정 비트율을 결정하고 상기 문맥 그룹별 추정 비트율을 합산하여 비트율 출력을 제공한다.-
dc.title율-왜곡 최적화된 모드 결정 알고리즘의 효율적인 구현을 위한 비트율 추정 장치 및 방법-
dc.title.alternativeAPPARATUS AND METHOD FOR EFFICIENT IMPLEMENTATION OF THE RATE-DISTORTION OPTIMIZED MODE DECISION ALGORITHM-
dc.typePatent-
dc.type.rimsPAT-
dc.contributor.localauthor경종민-
dc.contributor.nonIdAuthor함종민-
dc.contributor.assignee한국과학기술원-
dc.identifier.iprsType특허-
dc.identifier.patentApplicationNumber10-2009-0022492-
dc.identifier.patentRegistrationNumber10-1009740-0000-
dc.date.application2009-03-17-
dc.date.registration2011-01-13-
dc.publisher.countryKO-
Appears in Collection
EE-Patent(특허)
Files in This Item
There are no files associated with this item.

qr_code

  • mendeley

    citeulike


rss_1.0 rss_2.0 atom_1.0