DC Field | Value | Language |
---|---|---|
dc.contributor.author | 이영철 | ko |
dc.date.accessioned | 2017-12-20T07:20:56Z | - |
dc.date.available | 2017-12-20T07:20:56Z | - |
dc.date.issued | 2008-07-04 | - |
dc.identifier.uri | http://hdl.handle.net/10203/231361 | - |
dc.description.abstract | 본 발명은 가변형 인터디지털 캐패시터 및 그 제조방법에 관한 것으로, 기판 상에 형성되며, 상면에 접지선 및 신호선을 포함한 인터디지털 캐패시터의 전극패턴 홈이 형성된 제1 유전체층과, 상기 제1 유전체층의 상면에 형성된 접지선 및 신호선을 포함한 인터디지털 캐패시터의 전극패턴 홈 내에 형성되는 전극용 금속패턴과, 상기 접지선 및 신호선의 일부분을 제외한 상기 전극용 금속패턴의 전체를 감싸도록 상기 제1 유전체층의 상면에 형성되는 제2 유전체층을 포함함으로써, 가변 인터디지털 캐패시터의 가변성(tunability)을 증가시킬 뿐만 아니라 동작전압을 감소시킬 수 있는 효과가 있다.가변형 인터디지털 캐패시터, 강유전체, 상유전체, 접지선, 신호선 | - |
dc.title | 가변형 인터디지털 캐패시터 및 그 제조방법 | - |
dc.title.alternative | TUNABLE INTER-DIGITAL CAPACITOR AND METHOD FORMANUFACTURING THEREOF | - |
dc.type | Patent | - |
dc.type.rims | PAT | - |
dc.contributor.localauthor | 이영철 | - |
dc.contributor.assignee | 한국정보통신대학교 산학협력단 | - |
dc.identifier.iprsType | 특허 | - |
dc.identifier.patentApplicationNumber | 10-2006-0079993 | - |
dc.identifier.patentRegistrationNumber | 10-0845642-0000 | - |
dc.date.application | 2006-08-23 | - |
dc.date.registration | 2008-07-04 | - |
dc.publisher.country | KO | - |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.