DC Field | Value | Language |
---|---|---|
dc.contributor.author | 박인철 | ko |
dc.contributor.author | 강세현 | ko |
dc.date.accessioned | 2017-12-18T04:37:12Z | - |
dc.date.available | 2017-12-18T04:37:12Z | - |
dc.date.issued | 2008-06-03 | - |
dc.identifier.uri | http://hdl.handle.net/10203/228033 | - |
dc.description.abstract | 오프셋 검출 회로는 쉬프트 레지스터, 누산부 및 연산부를 포함한다. 쉬프트 레지스터는 입력 신호를 N 배 오버 샘플링 비율로 디지털 변환한 디지털 변환값을 순차적으로 입력받고 저장한다. 누산부는 디지털 변환값이 입력될 때마다 상기 디지털 변환값들 중 가장 최근의 N 개의 디지털 변환값들을 누산한 누산값을 갱신 및 저장한다. 연산부는 누산값을 기초로 상기 입력 신호의 논리 레벨이 천이되는지 판단하고, 상기 입력 신호의 논리 레벨이 천이하면 상기 누산값을 N으로 나눈 평균치를 직류 오프셋 레벨로 출력한다. | - |
dc.title | 프리엠블 신호를 이용하여 동기화와 직류 오프셋 보상을수행하는 방법 및 장치 | - |
dc.title.alternative | Method And Apparatus Capable Of Compensating DC OffsetAnd Synchronization Using Preamble Signal | - |
dc.type | Patent | - |
dc.type.rims | PAT | - |
dc.contributor.localauthor | 박인철 | - |
dc.contributor.nonIdAuthor | 강세현 | - |
dc.contributor.assignee | 한국과학기술원 | - |
dc.identifier.iprsType | 특허 | - |
dc.identifier.patentApplicationNumber | 10-2006-0099008 | - |
dc.identifier.patentRegistrationNumber | 10-0836532-0000 | - |
dc.date.application | 2006-10-11 | - |
dc.date.registration | 2008-06-03 | - |
dc.publisher.country | KO | - |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.